Project Details
SFB 358: System Design Automation - Synthesis - Test - Verification - Dedicated Applications
Subject Area
Computer Science, Systems and Electrical Engineering
Term
from 1992 to 2004
Project identifier
Deutsche Forschungsgemeinschaft (DFG) - Project number 5478635
No abstract available
DFG Programme
Collaborative Research Centres
Completed projects
- A1 - Algorithmus-Architektur-Codesign für massiv parallele Zielarchitekturen (Project Heads Merker, Renate Ruth ; Schreiber, Helmut )
- A2 - Automatisierte Synthese fuer parallele Rechnerstrukturen (Project Head Rosenstiel, Wolfgang )
- A5 - Entwurf dynamischer verteilter Ablaufsysteme für neue Rechnernetztechnologien (Project Head Schill, Alexander )
- A6 - Rechnergestützter Entwurf von Signalprozessoren für Kommunikations-Terminals (Project Head Fettweis, Gerhard P. )
- A7 - Systematischer Entwurf von hochparallelen Mixed-Signal-Systemen (Project Head Schüffny, Rene )
- B1 - Entwurfsverbesserung beim Schaltungs- und Systementwurf (Project Heads Elst, Günther ; Franke, Günter )
- B2 - Transformationale Entwurfsveraenderung und Multikriterien-Partitionierung und deren Anwendung auf Hardware/Software Partitionierung (Project Head Camposano, Raul )
- B3 - Hardware/Software Partitionierung und Entwurfs-Transformationen (Project Head Rosenstiel, Wolfgang )
- C1 - Verifikation und Testgenerierung für Mixed-Signal-Schaltungen (Project Head Straube, Bernd )
- C2 - Formale Entwurfs- und Verifikationsverfahren (Project Head Schmid, Detlef )
- D2 - Modellierung und Entwurf von integrierten Sensor-/ Aktorsystemen in der Mikro- und Feinwerktechnik (Project Head Gerlach, Gerald )
- D4 - Modellierung und Simulation heterogener und vernetzter Systeme (Project Head Schwarz, Peter )
- D5 - Automatisierte Modellvalidierung und Reglerentwurf für Sensor-Aktor-Systeme (Project Head Reinschke, Kurt )
- E1 - Entwurf nichtlinearer Systeme und Schaltungen (Project Head Schwarz, Wolfgang )
- F1 - Automatisierter Entwurf analoger und kombiniert analog-digitaler Baugruppen (Project Head Scarbata, Gerd )
- F2 - Prädiktive Modellierung von hochfrequenten Halbleiterbauelementen und integrierten Grundschaltungsblöcken (Project Head Schröter, Michael )
- G1 - Prinzipien des Entwurfs flexibler Kommunikationsplattformen für neue Rechnernetztechnologien (Project Head Schill, Alexander )
- G2 - Entwurf verteilter Echtzeitsysteme (Project Head Härtig, Hermann )
- G3 - Entwurf von echtzeitfähigen Medienobjekt-Speicherungssystemen (Project Head Meyer-Wegener, Klaus )
- G4 - Modellierung und Analyse von Multimediasystemen (Project Head Buchholz, Peter )
- Z1 - Zentrale Aufgaben, Koordination, Verwaltung (Project Head Fettweis, Gerhard P. )
Participating Institution
Fraunhofer-Institut für Integrierte Schaltungen (IIS)
Institutsteil Entwicklung Adaptiver Systeme (EAS); Technische Universität Ilmenau
Institutsteil Entwicklung Adaptiver Systeme (EAS); Technische Universität Ilmenau
Applicant Institution
Technische Universität Dresden
Participating University
Hochschule für Technik und Wirtschaft Dresden; Technische Universität Ilmenau
Spokesperson
Professor Dr.-Ing. Gerhard P. Fettweis